运用运放构成的RC定时电路

网友投稿 774 2023-01-21

本站部分文章、图片属于网络上可搜索到的公开信息,均用于学习和交流用途,不能代表睿象云的观点、立场或意见。我们接受网民的监督,如发现任何违法内容或侵犯了您的权益,请第一时间联系小编邮箱jiasou666@gmail.com 处理。

运用运放构成的RC定时电路

当C1保持放电状态时,IC1的输出接近于上电源轨,使Q2导通,Q2可以是任何低泄漏的通用NPN晶体管,如MMBT3904,或是N沟道增强逻辑电平FET.在S1断开后,Q2维持着通过Q1基极的电流,保持通电。

当S 1断开时,C1开始通过R3、R4和R5充电至Q1的基极电压,基射结电压跌至电池以下。然后S1闭合后,使C1放电,定时器重新起动。当S1断开时间长于C1R4的RC时间常数时(以图中值大约为10s,R3和R5的值可以忽略),IC1输入端的电压上升超过正输入端,IC1的输出跌至接近地。这个动作使Q2关断,从而关断Q1,装置断电。当轨电压下降时,C1通过D1和R5放电,以避免箝位二极管损坏IC1的负输入端,但保持靠近于电源轨。IC1的正输入端总是等于电源轨的60%,以确保IC1的输出一直低于电源轨。调节R8和R9可限制Q2的基极电压为低于其导通阈值,以防止运放或比较器可能存在的任何输出毛刺。

上一篇:包含事件通知图片文案怎么写的词条
下一篇:DSP运控应用,单芯片不再是主流
相关文章

 发表评论

暂时没有评论,来抢沙发吧~