单运放构成的单稳延时电路

网友投稿 743 2022-12-12

本站部分文章、图片属于网络上可搜索到的公开信息,均用于学习和交流用途,不能代表睿象云的观点、立场或意见。我们接受网民的监督,如发现任何违法内容或侵犯了您的权益,请第一时间联系小编邮箱jiasou666@gmail.com 处理。

单运放构成的单稳延时电路

常态时,IC输出保持低电平,这个状态是稳定的。当负脉冲经C1输入至反相端时,反相端电位低于同相端电位,输出端由低电平翻转为高电平,这个状态是不稳定的。此高电平经R1、R2分压后加至IC的同相端,使同相端电位高于反相端,从而保持高电平输出。同时,该高电平经R3和C2充电,当C2上电压被充至使反相端电位高于同相端电位时,其输出端又翻转为低电平。此时,同相端电位约为零,而C2上的电压经VD1迅速向输出端放电,使电路加速恢复到初始状态。电路稳定后反相端电位仍高于同相端电位,使输出低电平得以保持。

实际应用中,若取R1为100kΩ,R2为200kΩ,则分压比为2/3,触发延时时间约为0.7R3×C2.C1可取0.1μF,R3可取10kΩ以上。IC可用单电源运放或比较器,如LM324或LM339.

上一篇:运放输出失调电压的影响以及应对方法说明
下一篇:面试Linux运维工作至少需要知道哪些知识运维的现状及发展前景分析
相关文章

 发表评论

暂时没有评论,来抢沙发吧~